• 基于fpga创新设计 > 采用带有收发器的全系列 40-nm FPGA 和ASIC 实现创新设计
  • 采用带有收发器的全系列 40-nm FPGA 和ASIC 实现创新设计

    免费下载 下载该文档 文档格式:PDF   更新时间:2011-05-14   下载次数:0   点击次数:3
    2010 年7月Altera 公司
    WP-01078-1.4 白皮书
    订阅
    版权 C 2010 Altera 公司.保留所有版权. Altera、可编程解决方案公司、程式化 Altera 标识、专用器件名称
    和所有其他专有商标或者服务标记,除非特别声明,均为 Altera 公司在美国和其他国家的商标和服务标记.
    所有其他产品或者服务名称的所有权属于其各自持有人. Altera 产品受美国和其他国家多种专利、未决应用、
    模板著作权和版权的保护. Altera 保证当前规范下的半导体产品性能与 Altera 标准质保一致,但是保留对产
    品和服务在没有事先通知时的升级变更权利.除非与 Altera 公司的书面条款完全一致,否则 Altera 不承担由
    此处所述信息、产品或者服务导致的责任. Altera 建议客户在决定购买产品或者服务,以及确信任何公开信息
    之前,阅读 Altera 最新版的器件规范说明.
    101 Innovation Drive
    San Jose, CA 95134
    www.altera.com
    反馈
    采用带有收发器的全系列 40-nm FPGA
    和ASIC 实现创新设计
    人们对宽带服务的带宽要求越来越高,促使芯片供应商使用更多的高速串行收发器.
    因此,下一代应用采用了多种数据速率,从几 Mbps 到数百 Gbps,在一种设备中集成
    了多种协议和服务.以太网等迅速发展的标准以及对提高数据速率的需求使得高速收
    发器成为主要的性能判定依据.标准单元 ASIC 和ASSP 不具有人们需要的灵活性,其
    成本和风险无法让用户及时实现技术创新.本文介绍带有收发器的全系列 40-nm FPGA
    和ASIC,发挥前沿技术优势,在前一代创新基础上,解决下一代系统难题.
    引言
    现代意义上的互联网虽然只经历了十几年的时间,却已经成为技术创新和带宽增长的
    主要推动力量.更新现有通信系统以及新应用的出现要求采用更大的宽带和更高的数
    据速率.今天,以视频为主的网络下载和点对点网络连接 ( 文件共享 ) 占用了 80% 的
    带宽.流媒体 ( 视频点播电影和电视 )、 IP 承载视频和互联网游戏等新应用占用的带
    宽不到 10% .考虑到这些因素,互联网仍处于发展初期,今后将持续强劲增长.
    市场上最近推出的通信设备已经开始向 40 甚至 100 千兆以太网 (GbE) 端口过渡,以更
    低的成本和功耗,在更紧凑的封装中实现更大的带宽.而且,摩尔定律还在不断推动
    着半导体行业发展,集成电路上的晶体管数量每两年就会加倍.新一代产品使用 45-
    nm 或者 40-nm 工艺来集成更多的功能,提高每一功能的工作性能和逻辑密度,降低功
    耗,而满足日益增长的带宽需求的关键则是更多、更快的高速串行收发器.
    本文介绍高速串行收发器的发展趋势,以及系统规划人员和设计人员所面临的挑战.
    文章还回顾了某些特殊的市场需求,为满足这些需求,可编程逻辑器件 (PLD) 供应商
    必须提供带有收发器的多种产品组合.这些器件具有丰富的逻辑、特性和 I/O 功能,
    客户利用它们能够开发出满足各种性能、功耗和成本目标的产品.
    高速收发器技术发展趋势
    提高高速串行收发器的数据速率以及器件中收发器的数量可以实现更大的带宽和更高
    的数据速率.使用以下技术可以获得带宽达到 100G 的接口:
    10 个10.3-Gbps 收发器 (CAUI 协议 )

    下一页

  • 下载地址 (推荐使用迅雷下载地址,速度快,支持断点续传)
  • 免费下载 PDF格式下载
  • 您可能感兴趣的
  • fpga小车创新项目  fpga创新项目  基于fpga的密码锁设计  基于fpga的系统设计  基于模型设计fpga  基于fpga毕业设计  基于fpga的dds设计  基于fpga有关毕业设计  fpga系统的设计流程