• veriloghdl教程 > JPEG视频压缩IP核的设计与实现
  • JPEG视频压缩IP核的设计与实现

    免费下载 下载该文档 文档格式:PDF   更新时间:2008-05-01   下载次数:0   点击次数:26
    文档基本属性
    文档语言:
    文档格式:pdf
    文档作者:neu
    关键词:
    主题:
    备注:
    点击这里显示更多文档属性
    Motion JPEG视频压缩IP核的设计与实现
    李大舟 吴建华
    (东北大学 电子信息工程研究所,沈阳,110004)
    摘要:本文设计了一个高效的全流水线结构的Motion JPEG视频压缩IP核.在设计中提出
    了一种适合FPGA结构的并行快速矩阵转置电路结构和全流水线的二维离散余弦变换电路
    结构.在Altera公司的CycloneII系列芯片上搭建了包含NIOSII处理器和Motion JPEG视频
    压缩IP核在内的SOPC结构的验证系统.实验测得Motion JPEG视频压缩IP核可在50Mhz
    的时钟频率完成对NTSC制视频中亮度分量的实时压缩,在100Mhz的时钟频率完成对952
    ×568连续亮度图像的实时压缩,帧率达147frame/s.实验结果表明Motion JPEG视频压缩
    IP核具有较大的实用价值和广阔的应用前景.
    关键词:矩阵转置;离散余弦变换;Motion JPEG;IP Core;Avalon;SOPC;FPGA;
    Design and Application of Motion JPEG IP Core
    Li Dazhou Wu Jianhua
    (Northeastern University Institute of Electronic Information Engineering, Shenyang, 110004)
    Abstract: This paper describes the design of a new structure of the entire pipeline Motion JPEG IP
    Core. At the design stage, we propose a highly efficient implementation of matrix transpose and
    dimetric discrete cosine transform. Finally, we construct a verifying system which contains NIOS
    II processor and Motion JPEG IP Core, based on the SOPC architecture. After testing, the Motion
    JPEG IP Core performs compression of NTSC in luminance component with the clock of 50Mhz
    in real time and processes the 952×568 continual luminance component pictures at a required
    operating frequency as low as 100Mhz with 147 frame/s. Therefore, it can be applied widely.
    Keyword: matrix transpose ;DCT ;Motion JPEG;IP Core;Avalon;SOPC;FPGA;
    引言
    随着多媒体技术及通信技术的快速发展,在嵌入式平台上实现连续图像压缩的需求已变
    得日益广泛.常用的系统结构是独立处理器配和专用图像压缩芯片或者是只用一个高主频的
    数字信号处理器完成主要功能.但随着大规模集成电路技术的发展及市场对产品低成本的要
    求不断提高,一种新的在嵌入式平台上实现连续图像压缩的系统结构正逐步成为上述两种系
    统结构的替代者.这种新的结构就是Altera公司提出的基于Avalon总线的SOPC结构.SOPC
    结构可以把处理器,图像压缩IP核,通讯单元及控制单元集成到一块FPGA芯片上.较之
    以往的结构,不但极大地节约了系统资源和成本,更是减少了系统的复杂度.尤其是可以用
    硬件电路实现软件处理极为耗时的运算功能,使得在低主频,低功耗的嵌入式平台上实现连
    续图像实时压缩变为可能.连续图像压缩IP核也成为整个SOPC系统的一个关键部件.现
    有的MPEG系列,H26X系列IP核对FPGA的芯片资源及性能要求极高,难以满足系统对
    低成本,低功耗的要求.所以设计一个适合低成本,低功耗的FPGA芯片的视频压缩IP核

    下一页

  • 下载地址 (推荐使用迅雷下载地址,速度快,支持断点续传)
  • 免费下载 PDF格式下载
  • 您可能感兴趣的
  • 设计与验证veriloghdl  veriloghdl  qq透明皮肤制作教程  coreldraw教程  平面设计教程  建站教程  吉他初学者教程  cf水之城bug教程  刷钻教程