• 语音信号处理论文 > 基于PCI总线的语音信号处理系统
  • 基于PCI总线的语音信号处理系统

    免费下载 下载该文档 文档格式:PPT   更新时间:2001-03-01   下载次数:0   点击次数:1
    文档基本属性
    文档语言:
    文档格式:ppt
    文档作者:文冠果
    关键词:
    主题:
    备注:
    点击这里显示更多文档属性
    配置机制1中,通过两个双字I/O地址来对配置空间进行操作.CF8H为地址寄存器,CFCH为数据寄存器
    专用桥芯片PCI2040(一)
    TI公司生产的,DSP与PCI总线的桥芯片
    在PCI口与PCI总线无缝连接
    在HPI口与DSP的HPI口无缝连接
    在HPI口可带四片DSP
    3.3V内核电压,与PCI总线上的3.3V兼容
    专用桥芯片PCI2040(二)
    地址数据线AD14和AD13映射到HCS0—HCS4,以选择DSP
    地址数据线AD12和AD11映射到HCNTL0和HCNTL1,以选择寄存器.HPI口有三个寄存器:HPIC,HPIA和HPID.被映射到存储器空间或I/O空间.映射地址放在PCI配置空间的存储器或I/O基地址寄存器中
    PCI2040通过访问这三个寄存器来实现对DSP的控制
    数字信号处理器
    TMS320VC5402的特点
    bootloader
    HPI接口与操作
    'C5402的特点(一)
    增强型哈佛结构,一个程序总线,三个独立的数据总线
    40bit的算术逻辑单元ALU
    可寻址的程序空间达1Mx16bit
    4Kx16bit片内ROM
    16Kx16bit双口片内RAM
    'C5402的特点(二)
    片内外设:软件可编程等待状态发生器;片内锁相环时钟发生器;两个多通道缓冲串口;增强型8bit并行HPI口;两个16bit定时器;六通道DMA控制器
    节电模式IDLE1,IDLE2,IDLE3做功耗控制
    单周期定点指令(100MIPS)执行时间为10ns
    Bootloader(一)
    固化在DSP的ROM中的程序
    HPI模式
    并行导入模式
    标准串行导入模式
    八位串行EEPROM模式
    I/O导入模式
    Bootloader(二)
    HPI模式
    加电复位后,bootloader将0x7F清零,向主机发中断请求(HINT),得到响应后始终检测0x7F的值.将变化后的值作为导入程序的执行起始地址
    HPI接口与操作
    增强型的HPI口,可访问所有片内RAM
    八位数据线,与主机通讯的数据由两个连续的字节组成,由HBIL引脚指示传输的数据是否为第一个字节
    地址自动增加方式
    语音压缩算法
    当前压缩算法介绍

    上一页下一页

  • 下载地址 (推荐使用迅雷下载地址,速度快,支持断点续传)
  • 免费下载 PPT格式下载
  • 您可能感兴趣的
  • 信号与信息处理论文  信号处理论文  数字信号处理应用论文  fpga音频信号处理论文  语音信号处理技术  语音信号处理  关于语音信号处理过程  语音信号处理汇编  语音信号处理matlab